Carregando
Página inicial »Exatas » Ciência da Computação e Informática » [MAC0344-1] Arquitetura de Computadores

[MAC0344-1] Arquitetura de Computadores

Ordenar por:    Aula   |   Título   |   Por data (mais novo ao mais antigo)
    1 2
18 vídeos disponíveis nesta disciplina

Vídeos

Aula 17 (27/10/2020): Memória interna - Continuação. Código de correção de erro de um bit (Hamming). Ilustrar o caso de um dado de M=4 bits com K=3 bits adicionais. Deduzir o valor de K necessário para o caso geral de um dado de M bits. Mostrar o valor de K se M é potência de 2.
Aula 16 (22/10/2020): Memória interna - Continuação. Os vários tipos (ROM, PROM, EPROM, EEPROM), memória flash. Código de detecção de erro (usando paridade). Códgio de Hamming.
Aula 15 (20/10/2020): Slides sobre memória interna (.pdf 1.3 Mbytes). Memória dinâmica (DRAM) e memória estática (SRAM), ambas memória voláteis. Memória ROM. Implementação com NOR ou NAND.
Aula 14 (15/10/2020): Vulnerabilidades Meltdown e Spectre. (.pdf 1 Mbytes). Exploram efeitos colaterais de algumas técnicas como execução especulativa, predicção de desvio e uso de memória cache para acessar memória do sistema e de outros usuários.
Aula 13 (13/10/2020): Dia da Ada Lovelace (.pdf 1M): Uma breve apresentação sobre o Dia da Ada, comemorada na 2.a terça-feira de outubro. Hierarquia de memória e memória cache - Continuação: Mapeamento direto e o fenômeno de thrashing. Mapeamento associativo, mapeamento associativo por conjunto, algoritmos de substituição na cache, algoritmo LRU, algoritmo pseudo-LRU, cache write-through e write-back.
Aula 12 (08/10/2020): : Hierarquia de memória e memória cache. (.pdf 2 Mbytes) Hierarquia de memória: registradores, memória cache (L1, L2 e L3), memória principal (RAM), armazenamento secundário (disco e fita magnética), outros de armazenamento remotos (arquivos distribuídos, servidores web, nuvem). Memória cache, funções de mapeamento, mapeamento direto.
Aula 11 (06/10/2020): Evolução do desempenho do processador - Continuação. Processador multicore. Computação paralela e a lei de Amdahl, paralelização de laços (loops) com dependência dentro da própria iteração do laço, com dependências que cruzam iterações. Falar sobre como será a Monografia a ser feita por vocês.
ula 10 (01/10/2020): Evolução do desempenho do processaodr - Continuação. Remoção da anti-dependência e dependência de saída. Algoritmo de Tomasulo, VLIW, execução especulativa. Passar a Lista de Exercícios 3.
Aula 9 (29/09/2020): Evolução do desempenho do processaodr (.pdf 1.3 Mbytes). Diversas técnicas são adotadas para melhorar o desempenho do processador: pipelinining, pré-busca de instruções, predicção de desvio, processador superescalar e análise de fluxo de dados, tipos de dependências: dependência verdadeira, anti-dependência, dependência de saída.
Aula 8 (24/09/2020): Processo de fabricação VLSI e breve introdução a arrays sistólicos TPU (.pdf 2.8 Mbytes) Mostrar processo de fabricação de pastilhas VLSI NMOS. Uso de VLSI para projeto de ASICs (Application Specific Integrated Circuits). Arrays sistólicos e Google TPU (Tensor Processing Unit).
    1 2
18 vídeos disponíveis nesta disciplina

 

Pró-Reitoria de Graduação
Telefone: +55 11 3091-9942